人文五社聯合書展
最新數位邏輯電路設計(第三版)

最新數位邏輯電路設計(第三版)

  • 定價:520
  • 優惠價:95494
  • 本商品單次購買10本9折468
  • 運送方式:
  • 臺灣與離島
  • 海外
  • 可配送點:台灣、蘭嶼、綠島、澎湖、金門、馬祖
  • 可取貨點:台灣、蘭嶼、綠島、澎湖、金門、馬祖
  • 台北、新北、基隆宅配快速到貨(除外地區)
載入中...
  • 分享
 

內容簡介

  本書主要是將整個數位邏輯的設計理念及其發展趨向做循序漸進、有系統且深入淺出的討論,以幫助讀者建立一個完整的數位邏輯設計基礎。內容共分六章:第一章的目的在於介紹電腦內部時常用到的各種數目資料、數碼等,第二章重點在討論使用電腦硬體部份的各種邏輯閘之特性及互換等,第三章重點在介紹如何從事組合邏輯電路的設計,第四章在討論各式各樣正反器的內部結構、真值表、激勵表等,第五章在介紹Moore與MealyMachine的不同點,第六章則在告訴讀者,隨著產品多元化,電路已經由傳統的GateLevel提升到以軟體方式來規劃現成VLSI元件的PLD時代,與傳統的電路設計中間的關係如何?!
 

目錄

1二進制系統與各種數碼
1-1  為什麼是二進制
1-21-2  各種數目系統
1-4二進制數目系統
1-5八進制數目系統
1-5十進制數目系統
1-6十六進制數目系統
1-6R進制數目系統
1-71-3  數目系統互換
1-8R進制轉換成十進制
1-8十進制轉換成R進制
1-10R進制轉換成R進制
1-13二、八、十六進制互換
1-131-4  二進制的算術運算
1-161-5  數值資料表示法
1-17不帶符號Unsigned
1-18帶符號Signed
1-18絕對值表示法
1-19基數補數表示法
1-20基數減一補數表示法
1-211-6  加減運算
1-24補數表示法的討論
1-251的補數
1-252的補數
1-271-7  溢位與進位
1-291-8  常見的數碼
1-33二進碼BinaryCode
1-33BCD碼
1-33加三碼Excess-3
1-33格雷碼GrayCode
1-34二進碼轉換成格雷碼
1-36格雷碼轉換成二進碼
1-361-9  美國標準資訊交換碼ASCII
1-38控制碼
1-39數字0 ~ 9
1-40英文大寫A ~ Z
1-41英文小寫a ~ z
1-421-10 IBMPC的數碼與EBCDIC碼
1-441-11 同位偵錯
1-47偶同位EvenParity
1-48奇同位OddParity
1-491-12 漢明碼HammingCode
1-52漢明碼的編碼
1-52漢明碼的偵錯與校正
1-57習 題
1-612基本邏輯閘與布林代數

2-1 基本邏輯閘
2-2緩衝器Buffer(1個輸入)
2-3反相器NotGate(1個輸入)
2-3或閘ORGate(兩個輸入)
2-4及閘ANDGate(兩個輸入)
2-5反或閘NORGate(兩個輸入)
2-6反及閘NANDGate(兩個輸入)
2-7互斥或閘XORGate(兩個輸入)
2-8反互斥或閘EX-NORGate(兩個輸入)
2-9史密特邏輯閘SchmittTriggerGate
2-14開集極邏輯閘OpenCollectorGate
2-14三態輸出TRI-State
2-152-2 邏輯閘互換與正負邏輯
2-17通用閘UniversalGate
2-18正、負邏輯
2-192-3 邏輯運算與第摩根定理
2-20NOTGate
2-21ORGate2-21ANDGate
2-21XORGate
2-22第摩根定理Demorgan''sLaw
2-23對偶性定律
2-252-4 布林代數函數式
2-28積項ProductTerm
2-29和項SumTerm
2-29最小項Minterm
2-29最大項Maxterm
2-30標準型式StandardForm
2-30積項之和SumofProduct
2-31和項之積ProductofSum
2-31標準的積項之和StandardSumofProduct
2-31標準的和項之積StandardProductofSum
2-31正規型式CanonicalForm
2-32互補函數
2-352-5 化簡Simplification
2-36布林代數的化簡
2-37卡諾圖KarnaughMap
2-40一個輸入變數21=2
2-41二個變數22=4
2-41三個變數23=8
2-42四個變數24=16
2-43五個變數25=32
2-45不完全指定函數
2-49隱含項、質隱項、必要質隱項
2-51隱含項ImplicantTerm
2-52質隱項PrimeImplicantTerm
2-53必要質隱項EssentialPrimeImplicantTerm
2-53卡諾圖化簡
2-562-6 列表法QuineMccluskey
2-682-7 Petrick方法
2-79習 題
2-883組合邏輯組合邏輯電路

3-2序向邏輯電路
3-23-1 布林代數與邏輯電路
3-33-2 組合邏輯電路的設計
3-12表決器
3-123-3 算術運算電路
3-15半加器HalfAdder
3-15全加器FullAdder
3-16多位元並加器
3-19多位元串加器
3-223-4 二進制加∕減器
3-221的補數加∕減器
3-222的補數加∕減器
3-243-5 十進制BCD加法器
3-259的補數產生器
3-31十進制BCD加減器
3-343-6 漣波進位與前瞻進位
3-353-7 比較器(Comparactor)
3-39比較器的擴展
3-493-8 解碼器(Decoder)
3-49高態動作2對4解碼器
3-50低態動作2對4解碼器
3-51帶有Enable2對4解碼器SN74139
3-52BCD碼對十進制解碼器SN7442
3-54加三碼對十進碼解碼器SN7443
3-56BCD碼對七段顯示解碼器
3-57解碼器的擴接
3-65利用解碼器設計組合邏輯電路
3-663-9 多工器Multiplexer
3-70帶有致能Enable的多工器
3-742組對1組(每組4BIT)的多工器SN74157
3-75多工器的擴接3-78利用多工器設計組合邏輯電路
3-793-10 解多工器(Demultiplexer)
3-88解碼器與解多工器
3-93解多工器的擴接
3-94利用解多工器來設計組合邏輯
3-953-11 編碼器(Encoder)
3-97編碼器的擴接
3-1043-12 同位產生校正器
3-1052BIT偶同位產生器
3-1063BIT偶同位產生器
3-1073BIT奇同位產生器
3-110同位產生器與校正器
3-114習 題
3-1164序向電路

4-1 各種正反器
4-2R-S栓鎖Latch
4-3彈跳及反彈跳電路
4-6週期、頻率、責任週期、方波
4-8帶有CLOCK的R-S正反器
4-9CLOCK的種類與符號
4-11高態動作(觸發)ActiveHigh
4-12低態動作(觸發)ActiveLow
4-12正緣動作(觸發)PositiveTrigger
4-12負緣動作(觸發)NegativeTrigger
4-13高態動作D型正反器
4-13JK正反器
4-15正緣觸發J-K正反器
4-18主僕式JK正反器
4-20T型正反器
4-21具有清除與預置的正反器
4-224-2 正反器的特徵方程與激勵表
4-24JK正反器
4-24R-S正反器
4-29D型正反器
4-30T型正反器
4-314-3 序向電路
4-32同步電路
4-33非同步電路
4-344-4 同步計數器(SynchronousCounter)
4-36有規則計數器
4-36上數計數器UPCounter
4-36下數計數器DownCounter
4-51上、下數計數器UpDownCounter
4-58沒有規則計數器
4-614-5 非同步計數器(AsynchronousCounter)
4-72非同步上數計數器
4-72非同步下數計數器
4-76非同步上、下數計數器
4-80非同步0 ~ N-1的計數器
4-82同步、非同步混合電路
4-834-6 移位記錄器(ShiftRegister)
4-87強生計數器JohnsonCounter
4-87環形計數器RingCounter
4-89向左旋轉記錄器
4-92左、右旋轉記錄器
4-93旋轉與移位記錄器
4-95可預置、暫停、向左、向右移位記錄器
4-964-7 常用的移位暫存器
4-101串列輸入∕串列輸出SISO
4-101串列輸入∕並列輸出SIPO
4-102並列輸入∕串列輸出PISO
4-105並列輸入∕並列輸出PIPO
4-108習 題4-1125Moore與MealyMachine

5-1 MooreMachine
5-25-2 MealyMachine
5-275-3 去除多餘的狀態
5-595-4 使用ImplicationTable找尋等效狀態
5-635-5 使用K-partition去除多餘狀態
5-735-6 狀態電位的指定
5-83習 題
5-1066可程式化邏輯電路設計

6-1 唯讀記憶體ROM6-2MASKROM
6-4PROM
6-6EPROM
6-8EEPROM與FlashROM6-10
6-2 使用ROM設計組合邏輯電路6-10
6-3 可程式化邏輯裝置PLD
6-13PROMProgrammableROM
6-16PLAProgrammableLogicArray
6-18PALProgrammableArrayLogic
6-19PEELProgrammableElectricallyErasableArray
6-20
6-4 FPGAFieldProgrammableGateArray
6-32電路圖設計方式
6-35有限狀態機器FSM
6-36訊號波形輸入方式Waveform
6-37硬體描述語言
6-376-5 結 論
6-51

 

詳細資料

  • ISBN:9789572163917
  • 叢書系列:大專電子
  • 規格:平裝 / 592頁 / 16k / 19 x 26 x 2.96 cm / 普通級 / 單色印刷 / 初版
  • 出版地:台灣

最近瀏覽商品

 

相關活動

  • 從「格」的概念出發|
 

購物說明

若您具有法人身份為常態性且大量購書者,或有特殊作業需求,建議您可洽詢「企業採購」。 

退換貨說明 

會員所購買的商品均享有到貨十天的猶豫期(含例假日)。退回之商品必須於猶豫期內寄回。 

辦理退換貨時,商品必須是全新狀態與完整包裝(請注意保持商品本體、配件、贈品、保證書、原廠包裝及所有附隨文件或資料的完整性,切勿缺漏任何配件或損毀原廠外盒)。退回商品無法回復原狀者,恐將影響退貨權益或需負擔部分費用。 

訂購本商品前請務必詳閱商品退換貨原則 

  • 經典翻譯文學展
  • 世界閱讀日(書評)
  • 兒童自然生態展_本本折$20